|
|
|
|
LEADER |
01271nam a2200325 a 4500 |
001 |
000265436 |
005 |
20160912152333.0 |
008 |
160316s2016 cr 000 | spa d |
040 |
|
|
|a Sistema de Bibliotecas del Tecnológico de Costa Rica
|
090 |
|
|
|a TF 7325
|
100 |
1 |
|
|a Acuña Vargas, Marco Vinicio
|
245 |
1 |
0 |
|a Extensión de las capacidades de comunicación y memoria para sistema de modelado de redes neuronales del olivo inferior /
|c Marco Vinicio Acuña Vargas.
|
260 |
|
|
|a Cartago, Costa Rica :
|b M. V. Acuña V.,
|c 2016.
|
300 |
|
|
|a 1 disco de computadora :
|b ilustraciones, diagramas, tablas.
|
336 |
|
|
|a texto
|b txt
|2 rdacontenido
|
337 |
|
|
|a computadora
|b c
|2 rdamedio
|
338 |
|
|
|a disco de computadora
|b cd
|2 rdaportador
|
502 |
|
|
|a Informe del Proyecto de Graduación
|b (Licenciatura en Ingeniería en Electrónica)
|c Instituto Tecnológico de Costa Rica, Escuela de Ingeniería Electrónica,
|d 2016.
|
504 |
|
|
|a Bibliografía
|
590 |
|
|
|a ITCR
|
590 |
|
|
|a CSUCA2
|
590 |
|
|
|a COTA
|
590 |
|
|
|a ELEC
|
650 |
1 |
4 |
|a Procesamiento neuronal
|
650 |
1 |
4 |
|a Interfaces del núcleo
|
650 |
1 |
4 |
|a Alta velocidad
|
650 |
1 |
4 |
|a Software de Xilinx
|
650 |
1 |
4 |
|a Análisis de requerimientos
|
655 |
|
4 |
|a Tesis
|
902 |
|
|
|a Hugo G
|b 2016/05/03
|