Sequential code parallelization for multi-core embedded systems : a survey of models, algorithms and tools /

Detalles Bibliográficos
Autor principal: Castro-Godínez, Jorge
Formato: Tesis Libro
Lenguaje:English
Publicado: Cartago, Costa Rica : J. Castro-G., 2014.
Materias:
LEADER 01419nam a2200361 u 4500
001 000270660
005 20200810143604.0
008 170523s2014 cr |sm 00| ||eng d
040 |a Sistema de Bibliotecas del Tecnológico de Costa Rica 
090 |a TF 7883 
100 1 |a Castro-Godínez, Jorge 
245 1 0 |a Sequential code parallelization for multi-core embedded systems :  |b a survey of models, algorithms and tools /  |c creador Jorge Castro-Godínez. 
260 |a Cartago, Costa Rica :  |b J. Castro-G.,  |c 2014. 
300 |a 1 disco de computadora :  |b ilustraciones, gráficas, tablas. 
336 |a texto  |b txt  |2 rdacontenido 
337 |a computadora  |b c  |2 rdamedio 
338 |a disco de computadora  |b cd  |2 rdaportador 
502 |a Trabajo Final de Graduación  |b (Maestría en Ingeniería Electrónica con énfasis en Sistemas Empotrados)  |c Instituto Tecnológico de Costa Rica, Escuela de Ingeniería Electrónica,  |d 2015. 
504 |a Bibliografía 
505 0 |a Apédice A: Pi parallel codes. 
590 |a ITCR 
590 |a COTA 
590 |a CSUCA 
590 |a ELEC 
650 1 7 |a Microprocesadores  |2 Tesauro SIBITEC 
650 1 7 |a Lenguaje intérprete  |2 Tesauro SIBITEC 
650 1 7 |a Hardware  |2 Tesauro SIBITEC 
650 1 7 |a Software  |2 Tesauro SIBITEC 
650 1 7 |a Procesadores  |2 Tesauro SIBITEC 
651 4 |a Costa Rica 
655 4 |a Tesis 
902 |a autecnica  |b 2017/08/14 
904 |a Lisandro  |b 2020/08/10