|
|
|
|
| LEADER |
01386nam a2200349 u 4500 |
| 001 |
000274040 |
| 005 |
20200825092933.0 |
| 008 |
181220s2018 cr |sm 00| ||spa d |
| 040 |
|
|
|a Sistema de Bibliotecas del Tecnológico de Costa Rica
|
| 090 |
|
|
|a TF 8463
|
| 100 |
1 |
|
|a Pérez-Arroyo, Diego Simón
|
| 245 |
1 |
0 |
|a Improving redundant multithreading performance for soft-error detection in HPC applications /
|c creador Diego Simón Pérez-Arroyo.
|
| 260 |
|
|
|a Cartago, Costa Rica :
|b D. S. Pérez-A.,
|c 2018.
|
| 300 |
|
|
|a 1 disco de computadora :
|b ilustraciones, diagramas, gráficas.
|
| 336 |
|
|
|a texto
|b txt
|2 rdacontenido
|
| 337 |
|
|
|a computadora
|b c
|2 rdamedio
|
| 338 |
|
|
|a disco de computadora
|b cd
|2 rdaportador
|
| 502 |
|
|
|a Proyecto de Graduación
|b (Maestría en Computación con énfasis en Ciencias de la Computación)
|c Instituto Tecnológico de Costa Rica, Escuela de Ingeniería en Computación,
|d 2018.
|
| 504 |
|
|
|a Bibliografías
|
| 590 |
|
|
|a ITCR
|
| 590 |
|
|
|a COTA
|
| 590 |
|
|
|a CSUCA
|
| 590 |
|
|
|a COMP
|
| 650 |
1 |
7 |
|a Arquitectura
|2 Tesauro SIBITEC
|
| 650 |
1 |
7 |
|a Transistores
|2 Tesauro SIBITEC
|
| 650 |
1 |
7 |
|a Hardware
|2 Tesauro SIBITEC
|
| 650 |
1 |
7 |
|a Software
|2 Tesauro SIBITEC
|
| 650 |
1 |
7 |
|a Procesadores
|2 Tesauro SIBITEC
|
| 650 |
1 |
7 |
|a Algoritmos
|2 Tesauro SIBITEC
|
| 655 |
|
4 |
|a Tesis
|
| 902 |
|
|
|a Lisandro
|b 2019/04/30
|
| 904 |
|
|
|a Lisandro
|b 2020/08/25
|