Diseño de circuitos de columna para memoria SRAM para su integración en un microprocesador con arquitectura RISCV /

Detalles Bibliográficos
Autor principal: Herrero-Chavarría, Felipe
Formato: Tesis Libro
Lenguaje:Spanish
Publicado: Cartago, Costa Rica : F. Herrero C., 2018.
Materias:
LEADER 01460nam a2200361 u 4500
001 000274436
005 20240206153310.0
008 190312s2018 cr |sm 00| ||spa d
040 |a Sistema de Bibliotecas del Tecnológico de Costa Rica 
090 |a TF 8373 
100 1 |a Herrero-Chavarría, Felipe 
245 1 0 |a Diseño de circuitos de columna para memoria SRAM para su integración en un microprocesador con arquitectura RISCV /  |c Felipe Herrero-Chavarría. 
260 |a Cartago, Costa Rica :  |b F. Herrero C.,  |c 2018. 
300 |a 1 disco de computadora :  |b ilustraciones, diagramas, tablas. 
336 |a texto  |b txt  |2 rdacontenido 
337 |a computadora  |b c  |2 rdamedio 
338 |a disco de computadora  |b cd  |2 rdaportador 
502 |a Proyecto de graduación  |b (Licenciatura en Ingeniería en Electrónica)  |c Instituto Tecnológico de Costa Rica, Escuela de Ingeniería Electrónica,  |d 2018. 
504 |a Bibliografía 
590 |a ITCR 
590 |a COTA 
590 |a CSUCA 
590 |a ELEC 
610 2 4 |a Escuela de Ingeniería Electrónica, Instituto Tecnológico de Costa Rica 
650 1 7 |a Circuitos  |x Escritura  |x Lectura  |2 Tesauro SIBITEC 
650 1 7 |a Transistores  |2 Tesauro SIBITEC 
650 1 7 |a Trazado  |2 Tesauro SIBITEC 
650 1 7 |a Circuitos periféricos  |2 Tesauro SIBITEC 
650 1 7 |a Topología  |2 Tesauro SIBITEC 
651 4 |a Costa Rica  |z Cartago 
655 4 |a Tesis 
902 |a autecnica  |b 2019/03/22 
904 |a Luis Fdo  |b 2024/02/06