|
|
|
|
LEADER |
01395nam a2200349 u 4500 |
001 |
000308615 |
005 |
20221019085607.0 |
008 |
220920s2022 cr |sm 00| ||spa d |
040 |
|
|
|a Sistema de Bibliotecas del Tecnológico de Costa Rica
|
090 |
|
|
|a TF 9410
|
100 |
1 |
|
|a Pacheco-Castro, José Andrés
|
245 |
1 |
0 |
|a SCAsrt: An On-line Assertion Library for SystemC TLM 2.0 /
|c creador José Andrés Pacheco-Castro.
|
260 |
|
|
|a Cartago, Costa Rica :
|b J. A. Pacheco-C.,
|c 2022.
|
300 |
|
|
|a 1 recurso en línea :
|b ilustraciones, diagramas, tablas.
|
336 |
|
|
|a texto
|b txt
|2 rdacontenido
|
337 |
|
|
|a computadora
|b c
|2 rdamedio
|
338 |
|
|
|a recurso en línea
|b cr
|2 rdaportador
|
500 |
|
|
|a Consultar en el objeto digital: apéndices.
|
502 |
|
|
|a Tesis
|b (Maestría en Electrónica con Énfasis en Sistemas Empotrados).
|c Instituto Tecnológico de Costa Rica, Escuela de Ingeniería Electrónica,
|d 2021.
|
504 |
|
|
|a Referencias
|
590 |
|
|
|a ITCR
|
590 |
|
|
|a COTA
|
590 |
|
|
|a CSUCA
|
590 |
|
|
|a ELEC
|
650 |
1 |
7 |
|a Circuitos integrados
|2 Tesauro SIBITEC
|
650 |
1 |
7 |
|a Diseño de hardware
|2 Tesauro SIBITEC
|
650 |
1 |
7 |
|a Diseño de señales analógicas
|2 Tesauro SIBITEC
|
650 |
1 |
7 |
|a Interfaces de usuario
|2 Tesauro SIBITEC
|
650 |
1 |
7 |
|a Desarrollo de software
|2 Tesauro SIBITEC
|
640 |
1 |
7 |
|a Rendimiento
|x Software
|2 Tesauro SIBITEC
|
655 |
|
4 |
|a Tesis
|
902 |
|
|
|a Lisandro
|b 2022/10/19
|