Design of a library of generic accelerators of DNN-based inference algorithms for low-end FPGAs /

Detalles Bibliográficos
Autor principal: León-Vega, Luis Gerardo
Formato: Tesis Libro
Lenguaje:Spanish
Publicado: Cartago, Costa Rica : L. G. León-V., 2022.
Materias:
LEADER 01368nam a2200337 u 4500
001 000309865
005 20230519164906.0
008 230217s2022 cr |sm 00| ||spa d
040 |a Sistema de Bibliotecas del Tecnológico de Costa Rica 
090 |a TF 9537 
100 1 |a León-Vega, Luis Gerardo 
245 1 0 |a Design of a library of generic accelerators of DNN-based inference algorithms for low-end FPGAs /  |c creador Luis Gerardo León-Vega. 
260 |a Cartago, Costa Rica :  |b L. G. León-V.,  |c 2022. 
300 |a 1 recurso en línea :  |b ilustraciones, fotografías, diagramas, tablas. 
336 |a texto  |b txt  |2 rdacontenido 
337 |a computadora  |b c  |2 rdamedio 
338 |a recurso en línea  |b cr  |2 rdaportador 
502 |a Trabajo Final  |b (Maestría en Ingeniería Electrónica con Énfasis en Sistemas Empotrados).  |c Instituto Tecnológico de Costa Rica, Escuela de Ingeniería Electrónica,  |d 2022. 
504 |a Bibliografía 
590 |a ITCR 
590 |a COTA 
590 |a CSUCA 
590 |a ELEC 
650 1 7 |a Microprocesadores  |2 Tesauro SIBITEC 
650 1 7 |a Consumo  |x Potencia  |2 Tesauro SIBITEC 
650 1 7 |a Aceleradores  |2 Tesauro SIBITEC 
650 1 7 |a Aprendizaje automático  |2 Tesauro SIBITEC 
650 1 7 |a Redes neuronales  |2 Tesauro SIBITEC 
650 1 7 |a Consumo de energía  |2 Tesauro SIBITEC 
655 4 |a Tesis 
902 |a Lisandro  |b 2023/05/10