Implementación en Verilog de unidad de generación de rayos para GPU Theia /

Detalles Bibliográficos
Autor principal: Vargas Amador, Josué David (Autor/a)
Formato: Tesis Libro
Lenguaje:Spanish
Publicado: [San José], Costa Rica, 2015.
Materias:
LEADER 01222nam a2200301ua 4500
001 000219185
005 20180823080144.0
008 160705t2015 cr a ||||| spa
035 |a 9485066 
040 |a Sistema de Bibliotecas de la Universidad de Costa Rica 
041 |a spa 
082 0 |a 621.382.16  |b V297i  |2 23 
100 1 |a Vargas Amador, Josué David  |e Autor/a 
245 1 0 |a Implementación en Verilog de unidad de generación de rayos para GPU Theia /  |c por Josué David Vargas Amador. 
260 |a [San José], Costa Rica,  |c 2015. 
300 |a xi, 31 hojas :  |b ilustraciones a color. 
500 |a "IE-0499 Proyectos eléctrico" 
502 |a Proyecto de graduación (bachillerato en ingeniería eléctrica)--Universidad de Costa Rica. Facultad de Ingeniería. Escuela de Ingeniería Eléctrica, 2015 
650 0 7 |a SISTEMAS DE TRANSMISION DE DATOS 
650 0 7 |a SIMULACION POR COMPUTADORA 
650 0 7 |a ALGORITMOS (COMPUTADORAS) 
650 0 0 |a VERILOG (LENGUAJE PARA DESCRIPCION DE EQUIPO DE COMPUTACION) 
900 |a 2016 
912 |a 06-JUL-2016 - MATAMOROS GRANADOS, EILLING 
916 |a Centro Catalográfico 
917 |a 05-JUL-2016 - MATAMOROS GRANADOS, EILLING 
949 |a -EMQ 
919 |a Ingeniería