Diseño e implementación de un procesador RISC de 32 bits de código abierto en un dispositivo de lógica programable, utilizando VHD.

Detalles Bibliográficos
Autor principal: Lemus Najera, Alejandro Daniel
Formato: Tesis Libro
Lenguaje:Spanish
Publicado: Guatemala : Universidad de San Carlos de Guatemala, 2021.
Materias:
Acceso en línea: Texto completo
LEADER 01407cam a2000229a 44500
001 641322
040 |a Sistema de Bibliotecas USAC 
041 |a spa  
094 |a  08  |b  T(612)EO 
099 |a  08 T(612)EO 
100 |a  Lemus Najera, Alejandro Daniel 
245 |a  Diseño e implementación de un procesador RISC de 32 bits de código abierto en un dispositivo de lógica programable, utilizando VHD. 
260 |a  Guatemala :  |b Universidad de San Carlos de Guatemala,  |c  2021.  
300 |a  285 p. :  |b  il. ;  |c 28 cm.  
336 |a  texto 
500 |a  Asesor: Ingeniero Iván René Morales Argueta  
502 |a  Tesis (Ingeniero Electrónico). Universidad de San Carlos de Guatemala, Facultad de Ingeniería, 2021. 
504 |a  Bibliografía: p. 283-285 
650 |a  ARQUITECTURA DE COMPUTADORES  
650 |a  ARITMÉTICA COMPUTACIONAL  
650 |a  PROCESAMIENTO ELECTRÓNICO DE DATOS  
856 |u  http://biblioteca.usac.edu.gt/tesis/08/08_0612_EO.pdf  |3  Texto completo